Home | Legals | Data Protection | Sitemap | KIT

Optimisation and synthesis of embedded systems (ES1)

Optimisation and synthesis of embedded systems (ES1)
type: Vorlesung (V) links:
semester: WS 18/19
place:

50.34 Raum -101
50.34 INFORMATIK, Kollegiengebäude am Fasanengarten

time: 2018-10-17
15:45 - 17:15 wöchentlich
50.34 Raum -101
50.34 INFORMATIK, Kollegiengebäude am Fasanengarten


2018-10-24
15:45 - 17:15 wöchentlich
50.34 Raum -101
50.34 INFORMATIK, Kollegiengebäude am Fasanengarten

2018-10-31
15:45 - 17:15 wöchentlich
50.34 Raum -101
50.34 INFORMATIK, Kollegiengebäude am Fasanengarten

2018-11-07
15:45 - 17:15 wöchentlich
50.34 Raum -101
50.34 INFORMATIK, Kollegiengebäude am Fasanengarten

2018-11-14
15:45 - 17:15 wöchentlich
50.34 Raum -101
50.34 INFORMATIK, Kollegiengebäude am Fasanengarten

2018-11-21
15:45 - 17:15 wöchentlich
50.34 Raum -101
50.34 INFORMATIK, Kollegiengebäude am Fasanengarten

2018-11-28
15:45 - 17:15 wöchentlich
50.34 Raum -101
50.34 INFORMATIK, Kollegiengebäude am Fasanengarten

2018-12-05
15:45 - 17:15 wöchentlich
50.34 Raum -101
50.34 INFORMATIK, Kollegiengebäude am Fasanengarten

2018-12-12
15:45 - 17:15 wöchentlich
50.34 Raum -101
50.34 INFORMATIK, Kollegiengebäude am Fasanengarten

2018-12-19
15:45 - 17:15 wöchentlich
50.34 Raum -101
50.34 INFORMATIK, Kollegiengebäude am Fasanengarten

2019-01-09
15:45 - 17:15 wöchentlich
50.34 Raum -101
50.34 INFORMATIK, Kollegiengebäude am Fasanengarten

2019-01-16
15:45 - 17:15 wöchentlich
50.34 Raum -101
50.34 INFORMATIK, Kollegiengebäude am Fasanengarten

2019-01-23
15:45 - 17:15 wöchentlich
50.34 Raum -101
50.34 INFORMATIK, Kollegiengebäude am Fasanengarten

2019-01-30
15:45 - 17:15 wöchentlich
50.34 Raum -101
50.34 INFORMATIK, Kollegiengebäude am Fasanengarten

2019-02-06
15:45 - 17:15 wöchentlich
50.34 Raum -101
50.34 INFORMATIK, Kollegiengebäude am Fasanengarten


lecturer:

Dr.-Ing. Lars Bauer
Prof. Dr.-Ing. Jörg Henkel

SWS: 2
ECTS: 3
lv-no.: 2424143
Prerequisites

Keine

Description

Ein Eingebettetes System ist ein elektronisches Computersystem, das in ein umgebenes System eingebettet ist, z.B. ein Fahrerassistenzsystem im Auto oder die Regelung einer Stellgröße (Kühlschranktemperatur, Druck in einem Kraftwerk, Motor eines Roboters etc.). Die kostengünstige und fehlerfreie Entwicklung Eingebetteter Systeme stellt eine nicht zu unterschätzende Herausforderung dar, welche einen immer stärkeren Einfluss auf die Wertschöpfung des Gesamtsystems hat. Besonders in Europa gewinnt der Entwurf Eingebetteter Systeme in vielen Wirtschaftszweigen, wie etwa dem Automobilbereich oder der Automatisierung, eine immer gewichtigere wirtschaftliche Rolle, so dass sich eine Reihe von namhaften Firmen mit der Entwicklung Eingebetteter Systeme beschäftigt.

Die Vorlesung befasst sich umfassend mit allen Aspekten der Entwicklung Eingebetteter Systeme auf Hardware-, Software- und Systemebene. Dazu gehören vielfältige Bereiche wie Modellierung, Optimierung und Synthese der Eingebetteten Systeme.

Content of teaching

1. Einführung
2. Übersicht Systementwurf
3. Hardwarebeschreibung und Simulation
4. High-Level Synthese
5. Logik-Synthese
6. Zieltechnologien
7. Layout-Synthese
8. Field Programmable Gate Arrays (FPGAs)
9. Mikrocontroller und DSPs

Workload

90 Std.

Target audience

Masterstudierende

Aim

Die Studierenden können Eingebettete Systeme entwickeln und kennen die besonderen Randbedingungen des Entwurfs. Sie wissen, wie man mithilfe von Hardwarebeschreibungssprachen eigene Hardware spezifiziert, synthetisiert und optimiert. Sie kennen die möglichen Zieltechnologien für die Hardware- und Softwareteile des Entwurfs, mit ihren jeweiligen Vor- und Nachteilen.

Exam description

Die Erfolgskontrolle erfolgt in Form einer mündlichen Prüfung im Umfang von i.d.R. 25-30 Minuten nach § 4 Abs. 2 Nr. 2 SPO.